首页 | 官方网站   微博 | 高级检索  
     

GF(2^8)上快速乘法器及求逆器的设计
引用本文:王进祥,毛志刚.GF(2^8)上快速乘法器及求逆器的设计[J].微电子学,1998,28(5):321-324.
作者姓名:王进祥  毛志刚
作者单位:哈尔滨工业大学微电子中心
摘    要:基于多项式乘法理论,采用高层次设计方法,设计并采用FPGA实现了GF(2^8)上8位快速乘法器,并利用该乘法器设计了一个计算GF(2^8)上任一元素的例数的求逆器,该乘法器与求逆器可以应用于RS(255.223)码编/译码器。

关 键 词:有限域  乘法器  RS码  逻辑综合  VHDL  VLSI

Design of a Fast Multiplier and Inverse of Multiplier in GF(2 8)
WANG Jin Xiang,MAO Zhi Gang and YE Yi Zheng Microelectronics Center,Harbin Institute of Technology,Harbin,Heilongjiang.Design of a Fast Multiplier and Inverse of Multiplier in GF(2 8)[J].Microelectronics,1998,28(5):321-324.
Authors:WANG Jin Xiang  MAO Zhi Gang and YE Yi Zheng Microelectronics Center  Harbin Institute of Technology  Harbin  Heilongjiang
Affiliation:WANG Jin Xiang,MAO Zhi Gang and YE Yi Zheng Microelectronics Center,Harbin Institute of Technology,Harbin,Heilongjiang 150001
Abstract:Based on the theory of polynomial multiplications,an 8 bit fast multiplier in GF(2 8)is designed using the higher hierarchy technique,and it is implemented in field programmable gate arrays(FPGAs).By using the multiplier,an inverse of multiplier is designed,which computes the reciprocal of any element in GF(2 8).The circuits for computing multiplications and inverses can be used in the RS(255,223) encoder.
Keywords:Galois  field  Multiplier  RS  code  Logic  synthesis  VHDL  
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号