基于SOC典型结构的系统验证环境 |
| |
引用本文: | 张宇弘,何乐年,严晓浪,汪乐宇.基于SOC典型结构的系统验证环境[J].微电子学,2003,33(2):98-101. |
| |
作者姓名: | 张宇弘 何乐年 严晓浪 汪乐宇 |
| |
作者单位: | 浙江大学,VLSI研究中心,浙江,杭州,310027 |
| |
摘 要: | IP集成已经成为SOC的主要设计方法,但是IP间的不兼容性和冲突带来了SOC设计的大量问题。文章给出了一种基于IP总线的SOC标准架构,并在这一架构上建立了系统验证环境。该验证环境利用现有的EDA工具,并建立在广泛使用的IP重用规范之上,因此具有很强的可移植性。同时,该环境使激励文件也能与IP一起被SOC设计重用,大大减轻了系统验证的工作。该环境适用于SOC设计的各个阶段,并且具有软硬件协同仿真的能力。
|
关 键 词: | SOC 系统验证环境 集成电路 IP重用 系统级芯片 |
文章编号: | 1004-3365(2003)02-0098-04 |
An IP Bus Based System Verification Environment for SOC Design |
| |
Abstract: | |
| |
Keywords: | System-on-a-chip Integrated circuit System verification IP reuse |
本文献已被 CNKI 维普 万方数据 等数据库收录! |