首页 | 官方网站   微博 | 高级检索  
     

基于VHDL语言的数字频率计的设计
引用本文:王振红,钱飞.基于VHDL语言的数字频率计的设计[J].微电子学,2002,32(3):234-237.
作者姓名:王振红  钱飞
作者单位:北方工业大学,北京,100041
摘    要:文章介绍了用EDA技术作为开发手段,实现数字频率计的设计。系统基于VHDL语言,以CPLD为核心,具有体积小、可靠性高、灵活性强等特点。

关 键 词:VHDL语言  数字频率计  设计
文章编号:1004-3365(2002)03-0234-03
修稿时间:2001年7月17日

Design of a Digital Cymometer Based on VHDL
WANG Zhen hong,QIAN Fei.Design of a Digital Cymometer Based on VHDL[J].Microelectronics,2002,32(3):234-237.
Authors:WANG Zhen hong  QIAN Fei
Abstract:The design of a digital cymometer with EDA technology is presented in the paper Based on VHDL, and with CPLD as its core, this system features small volume, high reliability and good flexibility
Keywords:Digital cymometer  EDA  VHDL  CPLD  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司    京ICP备09084417号-23

京公网安备 11010802026262号