文章摘要
基于DE10_lite的篮球计时器实验
Basketball timer experiment based on DE10_lite
投稿时间:2019-07-10  修订日期:2020-01-02
DOI:
中文关键词: 秒脉冲发生模块  倒计时  译码器
英文关键词: second pulse generation module  countdown  decoder
基金项目:高校产学研项目
作者单位E-mail
傅晓程* 浙江大学电工电子国家级实验教学示范中心 fxche@zju.edu.cn 
林平 浙江大学电工电子国家级实验教学示范中心 linping@zju.edu.cn 
张德华 浙江大学电工电子国家级实验教学示范中心 eedhzh@zju.edu.cn 
摘要点击次数: 1466
全文下载次数: 136
中文摘要:
      由国际篮球联会对计时器的要求和友晶科技公司的DE10_Lite的功能,提出设计要求,选择方案框图;应用VHDL语言,设计顶层文件,及各底层模块。通过Quartus Prime17.1软件实现了预期的仿真波形和验证了关键设计结果;通过DE10_Lite实现了下载功能。文章对基于FPGA数字电路实验提供了思路。
英文摘要:
      According to the requirements of the International Basketball Federation for timers and the functions of de10_lite of Youjing Technology Co., Ltd., the design requirements and scheme block diagram are put forward; the top-level documents and bottom modules are designed with VHDL language. Through the Quartus prime17.1 software to achieve the expected simulation waveform and verify the key design results; through the de10_Lite to achieve the download function. This paper provides the idea of digital circuit experiment based on FPGA.
查看全文   查看/发表评论  下载PDF阅读器
关闭